Inhalt des Dokuments
Forschung
Auto-Vektorisierung in Compilern:
- Algorithmen für Loop-Level Vectorization und Superword Level Parallelism
- Kostenmodellierung von Code-Transformationen
Veröffentlichungen und Ergebnisse werden -je nach Möglichkeit- auf meiner privaten TU Homepage online gestellt.
Abschlussarbeiten
Zurzeit sind keine freien Arbeiten verfügbar. Bei eigenen Themenvorschlägen bitte über die Kontaktadresse einen Termin vereinbaren.
Derzeit betreute Arbeiten:
- Scaling SIMD beyond AVX-512
- Vectorization on ARM
- Design and Improvement of the RICH Detector Algorithm on Intel Xeon Phi (externe Arbeit am CERN)
Publikationen
Zitatschlüssel | DBLP:conf/date/CastrillonTSSJA15 |
---|---|
Autor | Jerónimo Castrillón and Lothar Thiele and Lars Schor and Weihua Sheng and Ben H. H. Juurlink and Mauricio Alvarez Mesa and Angela Pohl and Ralph Jessenberger and Victor Reyes and Rainer Leupers |
Buchtitel | Proceedings of the 2015 Design, Automation & Test in Europe Conference & Exhibition, DATE 2015, Grenoble, France, March 9-13, 2015 |
Seiten | 1708–1717 |
Jahr | 2015 |
Lehre
Rechnerorganisation | WS 2018/19 |
---|---|
Rechnerorganisation | WS 2017/18 |
Rechnerorganisation | WS 2016/17 |
Rechnerorganisation | WS 2015/16 |
Rechnerorganisation | WS 2014/15 |
Rechnerorganisation | SS 2014 |
Kontaktdaten
Raum: | E-N 636 |
---|---|
Tel.: | +49 (0)30 314-24294 |
E-Mail | apohl |
Sprechstunde: | nach Vereinbarung |
Anschrift: | Sekretariat EN 12 Einsteinufer 17 D-10587 Berlin |
Zusatzinformationen / Extras
Direktzugang:
Schnellnavigation zur Seite über Nummerneingabe